加入星計劃,您可以享受以下權益:
時延是指一個報文或分組從一個網絡的一端傳送到另一個端所需要的時間。它包括了發(fā)送時延,傳播時延,處理時延,排隊時延。(時延=發(fā)送時延+傳播時延+處理時延+排隊時延)一般,發(fā)送時延與傳播時延是我們主要考慮的。對于報文長度較大的情況,發(fā)送時延是主要矛盾;報文長度較小的情況,傳播時延是主要矛盾。時延是指數據包第一個比特進入路由器到最后一比特從路由器輸出的時間間隔。在測試中通常使用測試儀表發(fā)出測試包到收到數據包的時間間隔。時延與數據包長相關,通常在路由器端口吞吐量范圍內測試,超過吞吐量測試該指標沒有意義。
時延是指一個報文或分組從一個網絡的一端傳送到另一個端所需要的時間。它包括了發(fā)送時延,傳播時延,處理時延,排隊時延。(時延=發(fā)送時延+傳播時延+處理時延+排隊時延)一般,發(fā)送時延與傳播時延是我們主要考慮的。對于報文長度較大的情況,發(fā)送時延是主要矛盾;報文長度較小的情況,傳播時延是主要矛盾。時延是指數據包第一個比特進入路由器到最后一比特從路由器輸出的時間間隔。在測試中通常使用測試儀表發(fā)出測試包到收到數據包的時間間隔。時延與數據包長相關,通常在路由器端口吞吐量范圍內測試,超過吞吐量測試該指標沒有意義。收起
查看更多51單片機 proteus仿真
基于51單片機的熱水器【溫度,水位,LCD1602】(仿真)集成電路 電源管理
基于 CPS WB8118 無線充電發(fā)射IC MPP Qi2 模組方案FPGA verilog
Quartus定時器設計verilog代碼FPGA 數碼管
交通燈控制器的設計VHDL代碼Quartus 實驗箱51單片機 proteus仿真
基于51單片機的萬年歷【鬧鐘,矩陣鍵盤,LCD1602】(仿真)聲光報警器 電壓檢測
聲光驗電器-低成本、純硬件、高靈敏度FPGA 數碼管
Quartus交通燈設計verilog代碼仿真FPGA 數碼管
Quartus出租車計費器verilog代碼仿真LED驅動器 AC-DC電源轉換器
DER-528:14W不可調光,高效率(>86%),功率因數校正(PFC)隔離反激式LED驅動器FPGA Quartus
Quartus出租車自動計價器設計VHDL代碼仿真51單片機 proteus仿真
基于51單片機的萬年歷【鬧鐘,溫度,矩陣鍵盤,12864】FPGA verilog
Quartus秒表設計verilog代碼仿真開關電源 電源管理
耐壓100V降壓恒壓芯片SL9486A腳位兼容替代MP9485源代碼 數據存儲
EEPROM-AT24C02存儲器芯片數據讀寫FPGA Quartus
Quartus出租車計費器VHDL代碼仿真開關電源 LED驅動器
DER-526:18W非調光型非隔離Buck-Boost升降壓LED驅動器FPGA verilog
QuartusSPI接口設計verilog代碼ARTIX-7開發(fā)板源代碼 超聲波測距
STC90C51+HC-SR04超聲波測距模塊完成測距儀設計(測量距離實現(xiàn)壁障)FPGA 數碼管
Quartus數字頻率計verilog代碼altera開發(fā)板51單片機 proteus仿真
基于51單片機的電飯鍋【數碼管,矩陣鍵盤,預約,保溫】(仿真)信號轉換 透傳模塊
基于CH9121的網絡串口透傳方案,集成10M/100M以太網口FPGA 數碼管
Quartus速度表設計verilog代碼仿真FPGA verilog
Quartus數字頻率計verilog代碼仿真DC-DC 適配器
基于立錡的PFC+AHB架構20V/7A=140W適配器方案智能家居 藍牙
基于炬芯 ATS3031 多發(fā)多收單芯片 SoC 無線麥克風方案半導體 GaN
基于InnoGaN 設計的2KW 48V雙向ACDC儲能電源方案汽車模塊 車身電子
基于 onsemi NCV78343 & NCV78964的汽車矩陣式大燈方案電池 照明系統(tǒng)
基于DIODES ZXMS81045SPQ車規(guī)智能之高邊驅動方案開關電源 電源管理
SL4010升壓恒壓DC12V升48V 外圍電路簡單的升壓恒壓控制驅動芯片逆變器 DCDC
基于Infineon TC4D9+TLF4D985的Aurix StartKit