加入星計劃,您可以享受以下權(quán)益:
在給定的工作波長上傳輸多種模式的光纖。按其折射率的分布分為突變型和漸變型。普通多模光纖的數(shù)值孔徑為0.2±0.02,芯徑/外徑為50μm/125μm其傳輸參數(shù)為帶寬和損耗。由于多模光纖中傳輸?shù)哪J蕉噙_(dá)數(shù)百個,各個模式的傳播常數(shù)和群速率不同,使光纖的帶寬窄,色散大,損耗也大,只適于中短距離和小容量的光纖通信系統(tǒng)。多模光纖容許不同模式的光于一根光纖上傳輸,由于多模光纖的芯徑較大,故可使用較為廉價的耦合器及接線器,多模光纖的纖芯直徑為50μm至100μm。
在給定的工作波長上傳輸多種模式的光纖。按其折射率的分布分為突變型和漸變型。普通多模光纖的數(shù)值孔徑為0.2±0.02,芯徑/外徑為50μm/125μm其傳輸參數(shù)為帶寬和損耗。由于多模光纖中傳輸?shù)哪J蕉噙_(dá)數(shù)百個,各個模式的傳播常數(shù)和群速率不同,使光纖的帶寬窄,色散大,損耗也大,只適于中短距離和小容量的光纖通信系統(tǒng)。多模光纖容許不同模式的光于一根光纖上傳輸,由于多模光纖的芯徑較大,故可使用較為廉價的耦合器及接線器,多模光纖的纖芯直徑為50μm至100μm。收起
查看更多信號轉(zhuǎn)換 透傳模塊
基于CH9121的網(wǎng)絡(luò)串口透傳方案,集成10M/100M以太網(wǎng)口FPGA 數(shù)碼管
Quartus速度表設(shè)計verilog代碼仿真FPGA verilog
Quartus數(shù)字頻率計verilog代碼仿真DC-DC 適配器
基于立錡的PFC+AHB架構(gòu)20V/7A=140W適配器方案智能家居 藍(lán)牙
基于炬芯 ATS3031 多發(fā)多收單芯片 SoC 無線麥克風(fēng)方案半導(dǎo)體 GaN
基于InnoGaN 設(shè)計的2KW 48V雙向ACDC儲能電源方案汽車模塊 車身電子
基于 onsemi NCV78343 & NCV78964的汽車矩陣式大燈方案電池 照明系統(tǒng)
基于DIODES ZXMS81045SPQ車規(guī)智能之高邊驅(qū)動方案開關(guān)電源 電源管理
SL4010升壓恒壓DC12V升48V 外圍電路簡單的升壓恒壓控制驅(qū)動芯片逆變器 DCDC
基于Infineon TC4D9+TLF4D985的Aurix StartKit核心板 車載
基于 SemiDrive X9H 的 Core Board 之 e-Cockpit 方案FPGA 數(shù)碼管
Quartus乒乓球游戲電路verilog代碼DE2-115開發(fā)板FPGA verilog
Quartus簡易電子琴電路設(shè)計verilog代碼仿真人工智能 邊緣計算
NXP i.MX95 AI 邊緣計算解決方案開關(guān)電源 AC-DC電源轉(zhuǎn)換器
DER-515:12W非調(diào)光型Buck-Boost升降壓非隔離LED電源集成電路 電機驅(qū)動
英飛凌TLE995x Motor Controller方案FPGA verilog
Quartus波形發(fā)生器頻率可調(diào)verilog代碼仿真新能源汽車 功率半導(dǎo)體
基于 onsemi NCP1618+NCP13994+NCP4318 的 360W 電源方案FPGA Quartus
Quartus智能函數(shù)發(fā)生器VHDL代碼驅(qū)動 無刷直流電機
基于 STM32G473 和 STDRIVE 101 的電池供電 BLDC/PMSM 電動工具開關(guān)電源 電源管理
DER-472:300W非PFC級正激式電源,使用HiperTFS-2 TFS7707HFPGA Quartus
Quartus拔河游戲機VHDL代碼FPGA 控制器
Quartus流水彩燈控制器verilog代碼51單片機 proteus仿真
基于51單片機的教室燈控制【計數(shù),定時】(仿真)51單片機 proteus仿真
基于51單片機的輸液監(jiān)測控制【滴速,液位】(仿真)FPGA verilog
QuartusRS232串口UART發(fā)送接收verilog代碼青創(chuàng)QC-FPGA開發(fā)板FPGA verilog
Quartus地鐵自動售票機verilog代碼青創(chuàng)QC-FPGA開發(fā)板物聯(lián)網(wǎng) stm32
基于STM32+華為云IOT設(shè)計的智能冰箱(華為云IOT)DS1302 驅(qū)動程序
DS1302實時時鐘芯片完整使用介紹(配合51單片機)FPGA 數(shù)碼管
Quartus數(shù)字秒表verilog代碼青創(chuàng)QC-FPGA開發(fā)板